首页 > TAG信息列表 > 数电

数电第一周总结_CC

数电第一周总结  重点:Verilog建模方式 结构级建模: 需基于电路原理图 module mux( input data0, input data1, input sel, output out); wire sel_n, and_out0, and_out1; //需要对所有线进行命名 not U1(sel_n, s

【数电】— 框架梳理

第二章:逻辑代数 逻辑代数的运算关系 基本运算:与、或、非 复合运算 重点:门的画法、函数的表达式、对应的真值表 逻辑函数 逻辑函数的表达方式 相互转换(电路分析和电路设计的基础) 逻辑函数的标准表达形式(最小项和的形式) 逻辑函数的化简 公式化简法 卡诺图化简法(与前面的联系:

【数电基础复习】

数字电子技术——概念向 数制和码制数字量与模拟量位权十-二进制运算反码、补码奇偶校验 逻辑函数逻辑代数运算最小项和最大项逻辑函数化简方法 门电路CMOS门电路CMOS反相器CMOS电压传输特性和电流传输特性CMOS反相器静态输入特性和输出特性CMOS反相器的动态特性CMOS与非门

Ubuntu下的数电实验环境配置

针对南京大学 数字逻辑与计算机组成实验 课程的环境配置,本机是Ubuntu 21.10 1 访问 这个网页,选择Individual Files,只需要下载 QuartusLiteSetup-20.1.1.720-linux.run (1.9GB) cyclonev-20.1.1.720.qdz (1.3GB) 2 进入下载目录,执行以下操作 chmod +x QuartusLiteSetup-20.1.1.72

数电学习笔记

数电笔记 第一章 数制和码制 1.几种常用的数制 二进制、八进制、十进制、十六进制 2.数制之间的转换 - 二进制转化为十进制 直接乘权数再相加就行,小数也是这样 - 十进制转化为二进制 整数除2取余,倒序列出来 小数乘2取整,正序列出来 注:十进制与其他进制也类似的做法 - 八进制与

入门FPGA

一、掌握HDL语言 1.没有数电基础,建议先学习数电 2.HDL是硬件描述语言,不要用软件思维去思考 3.图书:verilog HDL高级数字设计、Verilog数字系统设计教程、Verilog编程艺术 4.网站:HDLBits   4.1: http://asic-world.com/verilog/index.html   4.2: https://hdlbits.01xz.net/wi

数字电路与逻辑设计------学习(一)

写在前面 主要是记录自己寒假期间数电、模电的学习和嵌入式系统设计师备考的过程,方便以后查阅复习所写的文章,如果有错误欢迎指出,不喜欢也不要喷,不是为了谁写的,单纯记录自己寒假的学习情况,并且因为是手机记录的原因是没有插入各种图片的,如果真的有需要了解的可以看书,我用的书

数电基础---MOS管,三极管和门电路

摆烂和勇敢面对也不矛盾 MOS管,三极管与门电路 MOS管 MOS管是金属-氧化物-半导体场效应晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor),MOS管组成的电路是CMOS电路。 P型材料是空穴型材料,空穴为多子,电子为少子。 N型材料是电子型材料,电子为多子,空穴为少子。 N沟道增强

<数电学习系列笔记-4>-时序逻辑电路·3

1:概述         前面描述了各种触发器,其输入方式,次态与输入信号的逻辑关系存在不同;如果按照逻辑功能对时钟控制的触发器进行分类:SR触发器,JK触发器,T触发器和D触发器。 2:触发器逻辑分类         2.1:SR触发器                 前面描述过,S置位信号,R复位信号。本节

数电基础(三)---逻辑代数

介绍逻辑代数中基本的逻辑运算,基本公式,常用公式和基本定理。 逻辑门 简单的逻辑门 逻辑代数的基本运算有与(AND),或(OR),非(NOT)三种。 “与”门 只有决定事物结果的全部条件同时具备时,结果才发生,这种因果关系称为逻辑与,或者称逻辑相乘。 逻辑真值表为 A B Y 0 0 0 0 1 0

数电第二版 潘松 陈龙 第三章 答案

  3.4 (1)   (2)     (3)       3.9                  CD AB         00 01 11 10 00 0 0 0 0 01 0 0 0 0 11 0 0 1 1 10 0 0 1 1 3.10 (1)M(7)  (2)M(2,3,4) 3.11 (1)  (2)     3.12 (1)   (2)    

数电实验第五周报告:按键消抖,流水灯,呼吸灯

1. 实现按键消抖 参见 http://www.stepfpga.com/doc/altera_7deb 1)模拟不消除抖动的状态 module top( key, //按键输入 rst, //复位输入 led //led输出 ); input key,rst; output reg led; always @(key or rst) if (!rst)

数电实验18:数码管扫描显示

代码段 module Top( input ST, input CLR, input clk_25M, output [3:0] AN, output [7:0] SEG ); reg[15:0] Data; reg[3:0] Data_Show; wire[1:0] BIT_SEL; reg Increment; integer clk_num=0; delay_2ms uu1(clk_25M

数电——超前进位加法器

一、串行(行波)进位加法器   进行两个4bit的二进制数相加,就要用到4个全加器。那么在进行加法运算时,首先准备好的是1号全加器的3个input。而2、3、4号全加器的Cin全部来自前一个全加器的Cout,只有等到1号全加器运算完毕,2、3、4号全加器才能依次进行进位运算,最终得到结果。 这样进

003 数电 (3) : 门电路

一、开关电路   单开关电路的S导通使 V0 为低电平时,电源电压 Vcc 全部加在电阻 R 上,功耗比较大,因此又出现了互补开关电路解决这个问题。       二、二极管 1、二极管开关电路             2、二极管与门             3、二极管或门              

002 数电 (2) : 逻辑代数

一、基本概念 逻辑:是指事物间的因果关系 二值逻辑:是指两种对立逻辑状态的逻辑关系。 逻辑代数:1849年英国数学家乔治,布尔( George Boole)首先提出了进行逻辑运算的数学方法————布尔代数。后来,由于布尔代数被广泛应用于解决开关电路和数字逻辑电路的分析与设计中,所以也将布尔代

【数电】(第二章) 逻辑代数基础

文章目录 A 概述 B 逻辑代数的三种基本运算 B.a “与”逻辑(AND) B.b “或”逻辑 B.c “非”逻辑 B.d 与非运算 B.e 或非运算 B.f 与或非运算 B.g 异或运算 B.h 同或运算 C 逻辑代数的基本公式和常用公式 C.a 逻辑函数的基本概念 C.b 逻辑代数的运算法则 C.b.a 逻辑函数的相等

(四)【数电】(逻辑代数和函数化简)卡诺图

【数电专栏】 文章目录 A 卡诺图 A.a 卡诺图定义和特点 A.b 逻辑函数的卡诺图表示 A.b.a 函数式 → \rightarrow →卡诺图 A.b.b 真值表

【数电】(第一章)数制与编码

文章目录 A 概述 B 几种常用的数制 C 不同数制间的转换 C.a 二-十转换 C.b 十-二转换 C.c 二-十六转换 C.d 十六-二转换 C.e 八进制数与二进制数的转换 D 二进制算术运算 D.a 二进制算数表述方法** D.b 反码、补码和补码运算 E 几种常用的编码 E.a 8421 BCD码 E.b 2421码 E.c 余3

(二十)【数电】(第六章 时序逻辑电路)计数器

文章目录 A 计数器 A.a 异步计数器工作原理分析 A.b 同步计数器工作原理分析 A.c MSI集成计数器示例及其应用 A.d 基于MSI MSI计数器的任意进制计数器设计 A.e 移位寄存器型计数器 A 计数器 计数器的相关定义 计数器(Counter)是数字设备的基本逻 辑部件,其主要功能是记录输入脉

(十六)【数电】(半导体存储电路)半导体存储器

文章目录 A 半导体存储器概述 B 只读存取存储器(ROM) B.a ROM总体结构 B.b 典型ROM的电路结构及其特点 B.c ROM在组合逻辑设计中的应用 C 随机存取存储器(RAM) C.a RAM的电路结构及其特点 C.b DRAM的电路结构及其特点(略) C.c RAM存储容量的扩展(重点) A 半导体存储器概述 半导体存

(十九)【数电】(第六章 时序逻辑电路)寄存器

文章目录 A 寄存器 A.a 寄存器工作原理分析 A.b 移位寄存器工作原理分析 A 寄存器 A.a 寄存器工作原理分析 寄存器定义: 功能:用于寄存一组二值代码,N个触发器 组成的寄存器可以存储一组N位的二值代码。 组成:由具有存储功能的触发器构成。另 外,寄存器还应有执行数据接收和清

(十八)【数电】(第六章 时序逻辑电路)时序逻辑电路的分析

文章目录 B 时序逻辑电路的分析 B.a 同步时序逻辑电路分析 B.b 异步时序逻辑电路分析 B 时序逻辑电路的分析 所谓“分析”——即找出给定时序电路的逻辑功能。 B.a 同步时序逻辑电路分析 同步时序电路分析的“核心”——借助触发器的新状态(次态)表达式列出时序电路的状态转

(十七)【数电】(第六章 时序逻辑电路)时序逻辑电路的特点及描述方法

文章目录 A 时序逻辑电路的特点及描述方法 A.a 时序逻辑电路的特点及分类 A.b 时序逻辑电路的方程描述 A.c 时序逻辑电路的图标描述 A.c.a 状态转换表(State Table) A.c.b 状态转换图(State Diagram) A.c.c 时序图(Timing Diagram) A 时序逻辑电路的特点及描述方法 A.a 时序逻辑

(十五)【数电】(半导体存储电路)触发器的逻辑功能及其描述方法

文章目录 D 触发器的逻辑功能及其描述方法 D.a 触发器按逻辑功能描述 D.a.a RS触发器逻辑功能描述 D.a.b D触发器逻辑功能描述 D.a.c JK触发器逻辑功能描述 D.a.d T触发器逻辑功能描述 D.a.e T’触发器逻辑功能描述 D.b 触发器之间的相互转换 D.b.a D-FF→JK-FF D.b.b JK-FF→D