首页 > TAG信息列表 > SoC

NRF52840 SOC 在空气净化市场应用的发展趋势

如今的空气污染越发严重,雾霾天气已经成为常态,PM2.5指数更是经常爆表,而且自疫情以来,大众对呼吸环境的关注越来越多。传统的空气净化器强效颗粒物净化不再是市场追逐的唯一热点,气态污染物治理成为市场布局的着力方向。现阶段市场高端化趋势明显,追求品质是空净消费逻辑。具备更强除醛

ASR6601:国产M4内核LoRa SoC-ASR6601硬件设计指导

   ASR6601 是一款通用的 Sub-GHz 无线通讯 SoC 芯片, 该芯片集成了 Sub-GHz 射频收发器和 32 位的 RISC MCU。Sub-GHz 射频收发器不仅支持 LoRa 调制,还支持 (G)FSK 和 G(MSK) 等调制方式。CPU 为 ARM STAR,工作频率最大支持 48 MHz。此外,该芯片支持 3 x I2C,1 x I2S,4 x UART,1 x L

8位MCU的2.4G SOC芯片-CI2451

    Ci2451是一款集成无线收发器和8位RISC(精简指令集)MCU的SOC芯片。   主要应用在无线鼠标、无线键盘、无线遥控、体感设备、无线数据传输模块、无线遥控玩具等领域。 无线收发器特性: 工作在2.4GHz ISM频段。 调制方式:GFSK/FSK。 数据速率:2Mbps/1Mbps/250Kbps。 兼容BLE4.2 PHY

SoC PVT的基本概念,它负责监控芯片什么?

Reference https://www.synopsys.com/glossary/what-are-pvt-sensors.html https://www.synopsys.com/zh-cn/designware-ip/technical-bulletin/in-chip-sensor-pvt.html

蓄电池与超级电容混合储能并网matlab/simulink仿真模型,混合储能采用低通滤波器进行功率分配,可有效抑制功率波动

蓄电池与超级电容混合储能并网matlab/simulink仿真模型,混合储能采用低通滤波器进行功率分配,可有效抑制功率波动,并对超级电容的soc进行能量管理,soc较高时多放电,较低时少放电,soc较低时状态与其相反。 YID:59100673657131490就喜欢小男

激光雷达与自动驾驶详解

激光雷达与自动驾驶详解 参考文献链接 https://mp.weixin.qq.com/s/Gk4JJZapKHXZE2AjliR8_A https://mp.weixin.qq.com/s/8xkdqEe_QvkDpqSfbdpLBw 激光雷达深度研究报告                                                                    

【Git】如何对出bug的代码追溯是谁提交的

某日,我们发现定时任务没有执行,于是查看出现了什么问题,结果发现错误     我们想确定 这个引用import是谁提交的?该怎么办 wangguangyuan1@CN0214009453W MINGW64 /d/公司项目/soc_sec_dongzhifu/soc_sec_模糊查询_2022_04_10/soc_sec (wangguangyuan1) $ git blame time_task/s

浅谈多核心CPU和SoC芯片及其工作原理

浅谈多核心CPU和SoC芯片及其工作原理 浅谈多核心CPU和SoC芯片及其工作原理 - 简书 https://mp.weixin.qq.com/s/rULXlihPLhZCjnGhbMbCMg

【友晶科技Terasic】SOC FPGA 的设备树Device Tree 的 reg 参数详解

SOC FPGA是在单一器件上集成有双核 ARM Cortex-A9 的硬核处理器和FPGA逻辑资源, 硬核HPS这一端与FPGA 通信的时候采用的是AXI 的总线: HPS-to-FPGA 和LW HPS-to-FPGA。 在设备树文件当中,systemid_qsys 这个组件的reg 有三个参数: 第二个地址参数是该组件在qsys里面定义的相对于总线L

SOC与SOPC

SOPC 在 SoC FPGA 技术推出之前,各大 FPGA 厂家已经推广了十多年的 SOPC技术。从架构角度来说,SOPC 和 SoC FPGA 是统一的,都是使用 FPGA 和 CPU共同完成系统的设计。但是与 SoC FPGA 不相同的是, SOPC 是在单纯的 FPGA芯片上使用 FPGA 的可编程逻辑资源和嵌入式存储器资源搭建一

触觉智能分享-A133在喉镜方面的应用

什么是喉镜   因为喉咙的位置比较深,结构也比较复杂,很多时候肉眼很难看到该位置的具体情况,有时又为了诊断疾病,所以需要应用可视化技术来治疗,而喉镜就是其中非常重要的一种,它主要是从鼻腔到鼻咽部再到下咽部的一种检查。 触觉智能基于A133平台开发的IDO-SOM1309可适用于消费平板,

u-boot (3) —— spl

目录 1、SPL 名字由来 2、SPL 拿来干嘛 2.1、铺垫 2.2、spl u-boot 里面,有一个叫做 SPL 的东东,你在看 u-boot 代码的时候,很多地方都可以看到和他相关的东西,这里聊一下这玩意到底是拿来干啥用的; 1、SPL 名字由来 SPL 全称叫做:Secondary Program Loader,看名字,像是一个什么二级

移植OpenHarmony轻量系统【3】Board、SOC、架构与代码对应关系

摘要:本文简单介绍OpenHarmony轻量系统移植,Board和SoC与代码的对应关系 适合群体:想自己动手移植OpenHarmony轻量系统的朋友 上一节,我们已经添加了Board、SOC两个文件夹、由于我们所选的芯片是GD32F303,其架构(ARCH)为ARM cortex-M4,OpenHarmony已经支持了,所以不需要我们修改,整体文

Zynq LTE基站设计与实现

采用赛灵思Zynq-7000 All Programmalbe SoC能让毫微微、微微以及其他小型蜂窝基站设计的集成度、灵活性和低功耗达到全新的高度。 小型蜂窝属于低功率无线基站,运行于授权频谱范围内,并由移动网络运营商进行管理。小型蜂窝基站的类型囊括毫微微(Femtocell)、微微(Picocell)、微蜂

BMS系统充放电 SOC SOH控制模型: 电池的CCCV 充电控制 电压平衡策略

BMS系统充放电 SOC SOH控制模型: 电池的CCCV 充电控制 电压平衡策略(包括温度热量影响); 电池冷却系统 仿真 ; 电池参数估计; SOC参数估计、SOH参数估计(卡尔曼滤波); 非常适合电池系统建模原理 和控制策略 study 的需要4150625660023245Lucky_Joey

【学习笔记】基于Arm Cortex-M0 Designstart Eval设计SOC(一)

一、简介 本项目是使用Arm Cortex-M0 Designstart Eval进行开发,以下内容来自Arm Cortex-M0 DesignStart Eval User Guide。 点击此处下载Arm Cortex-M0 Designstart Eval 开发环境: Win10、MDK5、TD(Tang Dynasty)、安路EG4S20 FPGA开发板 二、Designstart Eval文件介绍 点击上方

默認打開pr_debug和dev_dbg【转】

转自:https://www.cnblogs.com/pengdonglin137/p/5808373.html 作者:彭東林 郵箱:pengdonglin137@163.com 日期:2016-08-26 18:04:14   在進行Linux驅動開發時經常見到使用pr_debug和dev_dbg打印驅動的log,如果在內核配置時選擇了CONFIG_DYNAMIC_DEBUG宏,那麼就可以利用類似下面的命令

CES 2022:英飞凌推出全新 AURIX 28nm MCU 和 AIROC BLE SoC

英飞凌科技宣布扩展其 AURIX 微控制器 (MCU) 系列,提供首批硅样品,以及新的 AIROC 蓝牙 LE 片上系统 (SoC)。 新的 AURIX TC4x 系列 28 nm MCU 面向下一代电动汽车、ADAS、汽车 E/E 架构和经济实惠的人工智能 (AI) 应用,为公司的 AURIX TC3x MCU 系列提供了向上迁移的途径。它具

基于 SoC 的卷积神经网络车牌识别系统设计(0)摘要

​NOTES:现如今,芯片行业无比火热啊,无论是前景还是钱景,国家芯片战略的发布,公司四五十万的年薪,着实令人非常的向往,为了支持芯片设计者,集成了工作、科研、竞赛于一体的《基于 SoC 的卷积神经网络车牌识别系统设计》专栏项目,这是在一位海归教授的带领之下的整个团队辛勤耕耘的结晶,希望

【友晶科技TERASIC】【翻译】SOC FPGA的SD卡制作——介绍

翻译原文来自:https://rocketboards.org/foswiki/Documentation/EmbeddedLinuxBeginnerSGuide 本指南将一路带着您完成从Altera SoC的自定义设计到闪亮的新的嵌入式Linux设备的设计。 不管您当前的SOC FPGA 的技能水平如何(哪怕是对Intel SoC的linux嵌入式一点不熟悉,或是对一般的li

复旦微ZYNQ SOC AXI_DMA数据传输

国产复旦微SOC平台的应用尚未普及,在ARM CONTEX A7+FPGA架构(PS+PL架构)中,CPU与FPGA通过AXI总线协议进行数据传输,小批量数据可以通过AXI_lite进行交互,大容量的数据需要采AXI_stream协议。 一,AXI总线简介 复旦微采用四核APU,GP总线接口和HP总线接口带宽支持64位。AXI_DMA可将在数据

could not get #clock-cells for

    [ 0.431010] OF: tracing soc __of_get_address 1 [ 0.447918] OF: /soc/timer@20020000: could not get #clock-cells for /soc/clk@1 [ 0.461946] OF: /soc/watchdog@43040000: could not get #clock-cells for /soc/clk@1 [ 0.471398] OF: /soc/ethernet

DP1332E是一款软硬件兼容PN532的SOC近场通信芯片

国产DP1332E软硬件完美兼容PN532,解决了PN532的供货不稳定问题,国产PN532替代替换就是这么简单,同时,在射频端有更优秀的表现,基于NFCIP-1等通信协议,有更好的可开发性,极大地降低了开发难度,是现在的PN532用户的福音,。 简述下DP1332E的资料 工作模式 ●读写器模式,支持ISO/IEC14443A/MIFAR

浏览器调用GoldenDict查词

浏览器调用GoldenDict查词 GoldenDict不支持对Windows平台中Firefox浏览器的网页查词,下面提供一种利用Tampermonkey和Python配合实现查词的方案。 方案探索 在网络上可以查到执行GoldenDict.exe hello这条命令可以调出GoldenDict对hello这个词的查询小窗口,遂想到去看一下源代码中

高度集成的收发器SoC 13.56M NFC刷卡芯片DP1332E PIN对PIN替代PN532

DP1332E是一款高度集成的收发器SoC芯片,其基于80C51微控制器内核,可实现13.56MHz的非接触式通信,支持各种卡和读/写操作模式。 DP1332E芯片特性PIN对PIN替代PN532,软硬件兼容- 工作在 13.56MHz 频段- 读写器模式,支持ISO/IEC14443A/MIFARE机制- 读写器模式,支持FeliCa机制- 读写器模