其他分享
首页 > 其他分享> > 数字电路设计方法与技术--2.5门控时钟方法学

数字电路设计方法与技术--2.5门控时钟方法学

作者:互联网

读书笔记

本节小叙:
常规设计中,时钟功耗主要有三个部分组成:

  1. 在每个时钟沿变化的组合逻辑所产生的功耗
  2. 触发器所产生的功耗
  3. 时钟树产生的功耗
    时钟树功耗接近整个芯片的50%,因此做好时钟在时钟树的根部对时钟进行开关。

1 不含锁存器的门控时钟电路

  1. 使用一个简单的逻辑门进行判断,例如与门或者或门,上升沿使用与门,下降沿使用或门
  2. 为了避免过早停止或者产生多个时钟脉冲(或者时钟上的毛刺),需要在时钟活跃沿到时钟不活跃沿之间一直保持不变。

2 基于锁存器的门控时钟

  1. 在上述逻辑门控制的电路中加入一个电平敏感的锁存器,可以保证时钟够活跃和不活跃沿之间的信号稳定性。
  2. 这样的时钟门控单元属于大多数厂商主动提供的标准库中的一员

3 门控信号

利用门控方式控制非时钟单元,例如解码器,使其在不用的时候功耗降低。

地址在解析变化的时候,地址总线上链接着多个设备,而一旦地址发生变化,所有设备的解码器都开始快速的反转,一些不工作的解码器就会造成不必要的功率损耗,因此需要使用使能管脚来进行开关操作。

4 重组传播路径以减少毛刺信号传播转换造成的功耗

标签:存器,--,活跃,功耗,解码器,门控,2.5,时钟
来源: https://blog.csdn.net/m0_38053897/article/details/109903506