其他分享
首页 > 其他分享> > 3.4 主存储器与CPU的连接

3.4 主存储器与CPU的连接

作者:互联网

1> 主存储器通过数据总线,地址总线和控制总线与CPU连接

2> 数据总线的位数与工作频率的乘积正比于数据传输率

3> 地址总线的位数决定了可寻址的最大内存空间

4> 控制总线(读/写)指出总线周期的类型和本次输入/输出操作完成的时刻

因为单个存储芯片的容量是有限的,它在字数或字长方面与实际存储器的要求都是差距,因此需要在字和位两方面进行扩充才能满足实际存储器的容量要求。通常采用位扩展法,字扩展法和字位同时扩展法来扩展主存容量。

1> 位扩展法

CPU的数据线数与存储芯片的数据位数不一定相等,此时必须对存储芯片进行位扩展。

位扩展的连接方式是将多个存储芯片的地址端,片选端和读写控制端相应并联,数据端分别引出。

2> 字扩展法

字扩展是指增加存储器中字的数量,位数保持不变。字扩展将芯片的地址线,数据线,读写控制线相应并联,由片选信号来区分各芯片的地址范围。

通过片选信号CS或采用译码器设计连接到相应的芯片。

3> 字位同时扩展法

同时扩展字和位,既增加存储字的数量,又增加存储字长。

片选一般有两种方法线选法译码片选法

1> 线选法,用除片内寻址外的高地址直接分别接至各个存储芯片的片选端。

优点:不需要地址译码器,线路简单。缺点:地址空间不连续,选片的地址线必须分时为低电平,不能充分利用系统的存储器空间。

2> 译码片选法

译码片选法用除片内寻址外的高位地址线通过地址译码器芯片产生片选信号。

 

 

标签:存储器,扩展,3.4,存储芯片,译码器,地址,主存储器,CPU,位数
来源: https://blog.csdn.net/qq_37291934/article/details/100172841