其他分享
首页 > 其他分享> > STC15F2K61S2引脚功能

STC15F2K61S2引脚功能

作者:互联网

STC15F2K61S2引脚功能

目录

摘要

    本文使用的单片机为蓝桥杯比赛转接板如图所示,其引脚分布同STC89C52系列单片机,可使用同类型开发板,但是不需要外部晶振。


转接板以及引脚分布图

    转接板采用40支引脚双列直插,按照功能分为如下3类:

(1)电源及时钟引脚:Vcc、Vss、XTAL1、XTAL2

(2)控制引脚:ALE、RST

(3)I/O口引脚:P0、P1、P2、P3

注意: P3.6、P3.7由P4.2、P4.4代替,一般声明:

#include “stc15f2k60s2.h”
sbit P3_6 = P4^2;	
sbit P3_7 = P4^4;

电源及时钟引脚

1.电源引脚

(1)Vcc(40引脚):接+5V电源
(2)Vss(20引脚):接地

2.时钟引脚

(1)XTAL1(19脚):时钟信号输入端
(2)XTAL2(18脚):时钟信号输出端

注意:由于内置高精准 R/C 时钟(5MHz – 40MHz 可设)不需要外部晶振, XTAL1 和 XTAL2 是空的。

控制引脚

控制引脚提供控制信号,有的引脚具有复用功能。

1.RST(REST,9脚)

    复位信号输入端,高电平有效。再次引脚加上持续时间大于2个机器周期的高电平,就可使单片机复位。在单片机正常工作时引脚应为 $\leq$0.5V的低电平。

2.ALE (Address Latch Enable,复用P4.5)

    ALE功能为CPU访问外部数据存储器提供低8位地址的锁存控制信号,将单片机P0口发出的低8位地址锁存在片外的地址锁存器中,如图所示


ALE作为低8位地址锁存控制信号

注意: WR 和 RD: 是( WR/P4.2 和 RD/P4.4)不是传统的(WR/P3.6 和 RD/P3.7)

并行I/O口

P0口

    (1)P0口在外扩展存储器或I/O芯片连接时,可定义为低8位输入输出地址/数据线。
    (2)无外接存储器或I/O芯片时,可作为通用I/O口。

P1口

    通用I/O口

P2口

    (1)在访问外部存储时,定义为高8位地址线
    (2)无外接存储器时,可作为通用I/O口。

标签:功能,单片机,ALE,P0,引脚,STC15F2K61S2,地址,时钟
来源: https://www.cnblogs.com/jackzhang001/p/15865997.html