其他分享
首页 > 其他分享> > 计算机组成原理 MOOC(上)

计算机组成原理 MOOC(上)

作者:互联网

第1章

本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
下列语句中,表述错误的是___
A. 1 KB = 1024 * 8 b
B. 1 MB = 1024 Kb
C. 1 MB = 1024 * 1024 B
D. 1 KB = 1024 B
2单选(1分)
以下缩写中,不是寄存器的是___
A. CU
B. IR
C. ACC
D. MQ
3单选(1分)
现代的计算机结构与典型的冯·诺依曼计算机结构的区别是现代计算机已转化为以___为中心

A. 运算器
B. 存储器
C. 控制器
D. 外围设备
4单选(1分)
存放在存储器中的数据按照___访问

A. 哈希
B. 指针
C. 索引
D. 地址
5单选(1分)
‏典型的冯诺依曼机以____为中心

A. 输入设备
B. 存储器
C. 运算器
D. 内存
6单选(1分)
主存储器又称___

A. 内存
B. 控制器
C. 辅存
D. 硬盘
7单选(1分)
以存储器为中心的计算机结构框图如下所示,



其中部件控制器的功能是:___


A. 将人们熟悉的信息形式转换为机器能识别的信息形式
B. 用来存放数据和程序
C. 完成算数运算和逻辑运算,并将运算的中间结果暂存在计算器内。
D. 用来控制、指挥程序和数据的输入、运行以及处理运算结果。
8单选(1分)
一片2MB的磁盘能存储多大的数据?

A. 10^6字节
B. 2^21位
C. 2^21字节
D. 10^(-6)字节
9单选(1分)
‎以下被誉为计算机的中枢神经,由它来指挥各部件协调工作的是__
A. 运算器
B. 存储器
C. 无正确答案
D. 控制器
10多选(2分)
以下哪些术语是用来评价CPU的性能___

A. MB
B. MIPS
C. MDR
D. MAR
11多选(2分)
计算机硬件的主要指标包括(多选)____

A. 运算速度
B. 存储容量
C. 总线宽度
D. 机器字长
12多选(2分)
‏以下哪两个部件是CPU的必要组成部分?

A. 译码电路
B. 外设
C. 存储器
D. 算术逻辑单元

第3章

第3章 测试
本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
下列不属于集中控制优先权仲裁方式的为___

A. 独立请求方式
B. 链式查询
C. 计时器定时查询
D. 同步查询
2单选(1分)
总线通信控制的四种方式不包括___

A. 异步通信
B. 半同步通信
C. DMA通信
D. 同步通信
3单选(1分)
在计数器定时查询方式下,若每次计数都是从0开始,则___
A. 设备号越大优先级越高
B. 无法确定设备优先级
C. 设备号越小优先级越高
D. 每个设备的优先级相同
4单选(1分)
‏在三种集中式总线控制中, 方式对电路故障最敏感。
A. 都一样
B. 链式查询
C. 独立请求
D. 计数器式定时查询
5单选(1分)
总线的异步通信方式是 。

A. 即采用时钟信号,又采用握手信号
B. 不采用时钟信号,只采用握手信号
C. 不采用时钟信号,不采用握手信号
D. 只采用时钟信号,不采用握手信号
6单选(1分)
在异步传输系统中,若字符格式为:1位起始位、8位数据位、1位奇偶校验位、1位终止位,假设波特率为1200bps,则比特率为 .
A. 872.72bps
B. 1320bps
C. 1200bps
D. 981.81bps
7单选(1分)
在同步通信中,一个总线周期的传输过程是___。

A. 只传输地址
B. 先传输地址,再传输数据
C. 只传输数据
D. 先传输数据,再传输地址
8单选(1分)
总线通信控制主要解决通信双方如何获知传输开始和传输结束,以及通信双方如何协调如何配合。

通常有四种方式:同步通信、异步通信、半同步通信和分离式通信。

同步通信中,通信双方由统一时标控制数据传送。下图表示了某输入设备向CPU传输数据的同步通信过程。

图中总线传输周期是连接在总线上的两个部件完成一次完整且可靠地信息传输时间,它包含4个时钟周期T1 、T2 、T3 、T4 。在上图所示读命令中,T3时钟周期执行的操作是____



A. 主模块发出地址
B. 从模块提供数据
C. 主模块发读命令
D. 主模块撤销读命令,从模块撤销数据
9单选(1分)
‎总线宽度又成总线位宽,它是总线上同时能够传输的数据位数,通常是指____的根数

A. 数据总线
B. 数据总线+控制总线+地址总线
C. 地址总线
D. 控制总线
10多选(2分)
总线特性包括___

A. 功能特性
B. 机械特性
C. 时间特性
D. 控制特性
11多选(2分)
下列选项中的英文缩写均为总线标准的是___

A. ISA
B. PCI
C. CPI
D. USB
12多选(2分)
按连接部件不同,总线通常可分为以下哪些种 。
A. 主存总线
B. 控制线
C. 地址线
D. 系统总线

第4章 测试(上)

本次得分为:15.00/15.00, 本次测试的提交时间为:2021-XX-XX, 如果你认为本次测试成绩不理想,你可以选择再做一次 。

  1. 单选(1分)
    从用户角度,存储器的主要性能指标不包括
    A. 每位价格
    B. 速度
    C. 容量
    D. 存取方式
  2. 单选(1分)
    ‎存储字长都取
    A. 无限制
    B. 8
    C. 8 的倍数
    D. 2 的倍数(如2,4,6…)
  3. 单选(1分)
    ‏半导体存储芯片的译码驱动方式有两种
    A. 线选法和重合法
    B. 线选法和片选法
    C. 片选法和重合法
    D. 线选法和复用法
  4. 单选(1分)
    下列存储器中,CPU不能直接访问的是
    A. 寄存器
    B. RAM
    C. Cache
    D. 硬盘
  5. 单选(1分)
    以下存储器构成的体系结构中,存储器存取速度由慢到快的排列顺序是
    A. 辅存—寄存器—主存—Cache
    B. 辅存—主存—寄存器—Cache
    C. 辅存—主存—Cache—寄存器
    D. 主存—辅存—Cache—寄存器
  6. 单选(1分)
    随机存储器按其存储信息的原理不同,可以分为静态RAM和动态RAM两大类。动态RAM基础电路有三管式和单管式两种,它们的共同特点都是靠电容存储电荷的原理来寄存信息。若电容上存有足够多的电荷表示存“1”,电容上无电荷表示存“0”。电容上的电荷一般只能维持1~2ms,因此即使电源不掉电,信息也会自动消失。为此,必须在2ms内对其所有存储单元恢复一次原状态,这个过程称为再生或刷新。
    动态RAM的刷新有集中刷新,分散刷新,异步刷新之分。集中刷新是在规定的一个刷新周期内,对全部单元集中一段时间逐行进行刷新,刷新时必须停止读/写操作。在一个刷新周期内不能进行读/写操作的时间称为“死时间”,又称为“死区”,其所占的比率称为“死时间率”。
    某动态RAM的刷新时间分配示意图如下,它的刷新方式为_____,死时间率是____
    A. 集中刷新、3.2%
    B. 异步刷新、1.2%
    C. 集中刷新、1.2%
    D. 分散刷新、3.2%
  7. 单选(1分)
    主存的实际结构如图4.4所示,根据MAR中的地址访问某个存储单元时,需经过地址译码、驱动等电路,才能找到所需访问的单元。读出时,需经过读出放大器,才能将被选中单元中存储字送到MDR。写入时,MDR中的数据也必须经过写入电路才能真正写入到被选中的单元中。

在现代计算机中,通常会将图中的____制作在CPU芯片中。
A. 地址总线、数据总线
B. MAR 和MDR
C. 图中所有器件
D. 驱动器、译码器、读写电路
8单选(1分)
随机存储器按其存储信息的原理不同,可以分为静态RAM和动态RAM两大类。

动态RAM基础电路有三管式和单管式两种,它们的共同特点都是靠电容存储电荷的原理来寄存信息。若电容上存有足够多的电荷表示存“1”,电容上无电荷表示存“0”。电容上的电荷一般只能维持1~2ms,因此即使电源不掉电,信息也会自动消失。为此,必须在2ms内对其所有存储单元恢复一次原状态,这个过程称为再生或刷新。

动态RAM的刷新有集中刷新,分散刷新,异步刷新之分。

以下为某动态RAM的的刷新时间分配示意图如下,它的刷新方式为_____

A. 上图不是刷新时间分配图
B. 异步刷新
C. 分散刷新
D. 集中刷新
9单选(1分)
‏某存储器容量为32K*16位,则___
A. 地址线为32根,数据线为16根
B. 地址线为16根,数据线为15根
C. 地址线为15根,数据线为16根
D. 地址线为16根,数据线为32根
10多选(2分)
为了提高存储器的带宽,可以采用的方式有___
A. 缩短存储字长
B. 缩短存储周期
C. 增加存储体
D. 增长存储周期
11多选(2分)
下列各类存储器中,属于随机存取存储器的是___
A. DRAM
B. CDROM
C. HardDisk
D. SRAM
12多选(2分)
下列关于半导体存储器的特点说法正确的是___
A. 功耗低
B. 存取时间短
C. 体积小
D. 具有非易失性

第4章 测试(中)

本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
设由四个模块组成的四体存储器结构,每个体的存储字长为16位,存取周期为250ns,假设数据总线宽度为16位,总线传输周期为50ns,试求顺序存储和交叉存储的带宽分别为___bps

A.
6.410^7 和 1.610^7

B.
6.410^8 和 1.610^8

C.
6.410^7 和 1.610^8

D.
1.610^8 和 6.410^7

2单选(1分)
按配奇原则配置1100111的汉明码为___

A.
无正确答案

B.
11101000111

C.
10101000111

D.
11101001101

3单选(1分)
已知接收到的海明码为0100111(按配偶原则配置),则欲传送的信息是___

A.
0111

B.
0100

C.
0011

D.
0101

4单选(1分)
‏设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是___

A.
8M

B.
1M

C.
4M

D.
2M

5单选(1分)
交叉编址的存储器实质能___执行___独立的读写操作

A.
串行,多个

B.
串行,一个

C.
并行,多个

D.
并行,一个

6单选(1分)
某存储器容量为16K*16位,则___

A.
地址线为32根,数据线为16根

B.
地址线为16根,数据线为32根

C.
地址线为14根,数据线为16根

D.
地址线为15根,数据线为16根

7单选(1分)
采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,总线传输周期为50ns,在下列说法中正确的是___

A.
在50ns内,存储器能向CPU提供128位二进制信息

B.
在50ns内,存储器能向CPU提供512位二进制信息

C.
无正确答案

D.
在50ns内,存储器能向CPU提供256位二进制信息

8单选(1分)
EPROM是以下哪种存储器的缩写___

A.
掩模只读存储器

B.
无正确答案

C.
一次性编程只读存储器

D.
可擦洗可编程只读存储器

9单选(1分)
以下各类存储芯片中,其与处理器的数据交换同步于系统的时钟信号,不需要插入等待状态的是___

A.
SDRAM

B.
DRAM

C.
掩模ROM

D.
EPROM

10多选(2分)
存储器容量的扩展方式一般包含___

A.
频率扩展

B.
位扩展

C.
字扩展

D.
字、位扩展

11多选(2分)
在存储器与CPU的连接过程中,以下哪些连线是需要考虑的___

A.
地址线

B.
片选线

C.
数据线

D.
读/写命令线

12多选(2分)
以下属于多体并行的系统的编址方式是___

A.
交替交叉编址

B.
低位交叉编址

C.
独立编址

D.
高位交叉编址

第4章 存储器 测试(下)

本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
‎由主存地址映射到Cache地址的常见方式不包括___
A. 直接映射
B. 组相联映射

C.
分散映射

D.
全相联映射

2单选(1分)
Cache主要由Cache存储体,地址映射变换机构,Cache替换机构几大模块组成。其中,Cache替换机构的作用是____

A.
当Cache内容已满,无法接受来自主存块的信息时,就有本机构,按一定的替换算法来确定应从Cache内移出哪个块返回主存,而把新的主存块调入Cache

B.
将Cache地址转换为主存地址送到地址总线

C.
将CPU送来的主存地址转换为Cache地址

D.
已块为单位存储与主存交换的信息

3单选(1分)
Cache的读操作的过程可用如下流程图来描述。当CPU发出主存地址后,首先判断该存储字是否在Cache中。若命中,直接访问Cache,将该字送至CPU;若未命中,则执行操作____

A.
只访问主存取出信息送CPU

B.
一方面要访问主存,将该字传送给CPU,与此同时,要将该字所在的主存块装入Cache,如果此时Cache已满,就要执行替换算法,腾出空位

C.
Cache向CPU发出中断,通知其读操作不合法

D.
将该字所在的主存装入Cache(由Cache是否已满,决定是否执行替换算法腾出空位),然后再次访问Cache存取出信息送CPU

4单选(1分)
由主存地址映射到Cache地址成为地址映射。地址映射方式很多,有直接映射(固定的映射关系)、全相联映射(灵活性大的映射关系)、组相联映射(上述两种映射的折中)。


下图表示出来____方式下,主存与缓存中字块的对应关系

A.
直接映射

B.
这不是映射关系

C.
组相联映射

D.
全相联映射

5单选(1分)
假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中Cache未命中20次,则Cache的命中率是___

A.
9.8%

B.
98%

C.
95%

D.
2%

6单选(1分)
以下各因素中,与缓存命中率无关的是___

A.
主存的存取时间

B.
缓存的容量

C.
缓存的替换算法

D.
主存/缓存的地址映射方式

7单选(1分)
‏缓存的地址映射中,若主存中的任一块只能固定映射到某一缓存块中,则称作___

A.
任意映射

B.
全相联映射

C.
直接映射

D.
组项链映射

8单选(1分)
下列器件中存取速度最快的是___

A.
寄存器

B.
主存

C.
外存

D.
缓存

9单选(1分)
‏假设缓存的工作速度为主存的5倍,缓存的命中率为90%,则采用缓存后,存储器的性能是原来的___倍

A.
4

B.
5

C.
3.57

D.
1.75

10多选(2分)
与主存相比,辅存的特点为___

A.
可脱机保存

B.
具有非易失性

C.
容量大

D.
速度慢

11多选(2分)
辅助存储器作为主存的后援设备又称为外部存储器,简称外存,它与主存一起组成了存储器系统的主存-辅存层次。目前,广泛用于计算机系统的辅助存储器有____

A.
硬盘

B.
RAM

C.
CPU

D.
光盘

12多选(2分)
以下关于Cache写操作中“写直达”法的描述,正确的是___

A.
写操作的时间等于访问Cache的时间

B.
写操作时,数据既写入Cache又写入主存

C.
写操作时间是访问主存的时间

D.
Cache块被换出时需要对主存执行写操作

第5章 测试(上)

第5章 测试(上)返回
本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
I/O 设备与主机交换信息的常见控制方式不包括___方式

A.
DMA

B.
随机

C.
程序查询

D.
中断

2单选(1分)
‎中断服务程序的流程可表示为___

A.
中断服务—>保护现场—>中断返回—>恢复现场

B.
保护现场—>中断服务—>恢复现场—>中断返回

C.
保护现场—>中断服务—>中断返回—>恢复现场

D.
中断服务—>保护现场—>恢复现场—>中断返回

3单选(1分)
如图,此I/O设备与主机的联系方式为___

A.
同步工作

B.
立即响应

C.
异步并行

D.
无正确答案

4单选(1分)
在程序查询方式的输入输出系统中,假设不考虑处理时间,每一次查询操作需要100个时钟周期,CPU的时钟频率为50MHz。CPU必须每秒对鼠标进行60次查询,则CPU对鼠标查询所花时间占用CPU时间的比率为___

A.
0.024%

B.
0.012%

C.
0.006%

D.
0.01%

5单选(1分)
当主机发生I/O操作时,CPU和IO外设串行工作的控制方式是___

A.
DMA方式

B.
程序查询方式

C.
三种方式都是

D.
程序中断方式

6单选(1分)
计算机的外部设备是指___

A.
键盘显示器

B.
磁盘机

C.
电源及空调设备

D.
输入输出设备

7单选(1分)
‏标准的ASCII码是___位

A.
7

B.
6

C.
4

D.
5

8单选(1分)
‎以串行接口对8位ASCII码进行传送,带1位开始位、1位奇偶检验位和2位停止位,当波特率为9600波特时,字符传送率为___字符/s

A.
1200

B.
1371

C.
800

D.
480

9单选(1分)
‎在程序查询的输入输出系统中,假设不考虑处理时间,每一个查询操作需要100个时钟周期,CPU的时钟频率为50MHz。CPU对鼠标每秒进行30次查询,则CPU对鼠标查询所花费的时间比率为___

A.
0.01%

B.
0.06%

C.
0.006%

D.
0.001%

10多选(2分)
I/O 指令的命令码一般可以表述的情况有___

A.
将数据从I/O设备输入主机

B.
逻辑运算

C.
形成某些操作命令

D.
状态测试

11多选(2分)
‏打印机的分类方法很多,下列是按照打字原理进行分类的是___

A.
串行式

B.
击打式

C.
非击打式

D.
并行式

12多选(2分)
程序查询方式是由CPU通过程序不断查询I/O接口是否已做好准备,从而控制I/O设备与主机交换信息。程序查询方式的流程如下所示:

关于程序查询方式的特点,下列说法正确的是____

A.
CPU在反复查询过程中,犹如就地“踏步”

B.
CPU执行程序与I/O设备做准备是同时进行的,不会出现“踏步”现象。

C.
I/O设备准备就绪后,CPU要一个字一个字地从I/O设备取出,经CPU送至主存,此刻CPU也不能执行原程序

D.
CPU和IO设备处于串行工作状态,CPU的工作效率不高。

第5章 输入输出系统 测试(下)

第5章 测试(下)返回
本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
下图表示的I/O设备与主机信息传送的控制方式为___

A.
DMA

B.
无正确答案

C.
程序中断

D.
程序查询

2单选(1分)
‏下列有关中断向量地址和终端服务程序的入口地址的描述错误的是___

A.
一个中断源对应一个向量地址

B.
在硬件向量法中,中断服务程序的入口地址由硬件电路直接产生

C.
在硬件向量法中,可以通过中断向量地址寻找中断服务程序入口地址

D.
中断向量地址形成部件的输入来自排队器的输出

3单选(1分)
以下关于通道程序的叙述中,正确的是___

A.
通道程序可以存放在主存中

B.
通道程序是由CPU执行的

C.
通道程序可以在任何环境下执行I/O操作

D.
通道程序存放在外设中

4单选(1分)
在程序中断方式中,将中断允许触发器(EINT)置“1”的操作可由___完成。

A.
关中断指令

B.
硬件复位

C.
数据预取指令

D.
开中断指令

5单选(1分)
中断服务程序的最后一条指令是___

A.
出栈指令

B.
转移指令

C.
中断返回指令

D.
入栈指令

6单选(1分)
中断系统是由___实现的。

A.
仅由硬件

B.
仅由硬件或者仅由软件

C.
仅由软件

D.
软件和硬件的结合

7单选(1分)
‎在中断响应过程中,保存正在执行程序的程序计数器PC的作用是___

A.
为了响应多重中断

B.
使CPU可以和外设并行工作

C.
使CPU可以找到中断处理程序的入口地址

D.
使中断返回后,该程序可以回到断点位置继续向下执行

8单选(1分)
‏DMA方式中,周期窃取是窃取一个___

A.
存取周期

B.
指令周期

C.
DMA挪用的是主存访问CPU的时间,因此是存取周期

D.
CPU周期

9单选(1分)
通道程序是由___组成

A.
I/O指令

B.
通道状态字

C.
通道请求

D.
通道指令

10多选(2分)
下列关于调用中断服务程序和调用子程序的叙述正确的是___

A.
除了软中断,通常中断产生都是随机的,而子程序调用时由CALL指令(子程序调用指令)引起的

B.
中断服务程序与中断时CPU正在运行的程序是相互独立的,他们之间没有确定的关系。子程序调用时转入的子程序与CPU正在执行的程序段是同一程序的两部分

C.
调用中断服务程序和子程序都需保护程序端点,前者是由中断隐指令完成,后者由CALL指令本身完成

D.
处理中断服务程序时,对多个同时发生的中断需进行裁决,而调用子程序时一般没有这种操作

11多选(2分)
DMA的数据传送方式,可以是___

A.
信号传送方式

B.
块传送方式

C.
组合传送方式

D.
on-the-fly传送方式

12多选(2分)
程序中断方式在CPU启动I/O设备后,不查询设备是否已准备就绪,继续执行自身程序,只是当I/O设备准备就绪并向CPU发出中断请求后才予以响应,这大大提高CPU的工作效率。下图示意了采用程序中断方式从I/O设备读数据块到主存的程序流程。

观察上述流程图,下列说法正确的是____

A.
CPU和IO设备处于串行工作状态,CPU的工作效率不高。

B.
在此方式下,CPU不必时刻查询I/O设备的准备情况,不出现“踏步”现象。

C.
当I/O设备向CPU发出请求后,CPU才从I/O接口读一个字经CPU送至主存(这是通过执行中断服务程序完成的)。

D.
CPU向I/O设备发读指令后,仍可以处理其他事情(如继续在算题)

第5章 输入输出系统(下)

第5章 测试(下)返回
本次得分为:15.00/15.00, 本次测试的提交时间为:2021-12-16, 如果你认为本次测试成绩不理想,你可以选择 再做一次 。
1单选(1分)
下图表示的I/O设备与主机信息传送的控制方式为___

A.
DMA

B.
无正确答案

C.
程序中断

D.
程序查询

2单选(1分)
‏下列有关中断向量地址和终端服务程序的入口地址的描述错误的是___

A.
一个中断源对应一个向量地址

B.
在硬件向量法中,中断服务程序的入口地址由硬件电路直接产生

C.
在硬件向量法中,可以通过中断向量地址寻找中断服务程序入口地址

D.
中断向量地址形成部件的输入来自排队器的输出

3单选(1分)
以下关于通道程序的叙述中,正确的是___

A.
通道程序可以存放在主存中

B.
通道程序是由CPU执行的

C.
通道程序可以在任何环境下执行I/O操作

D.
通道程序存放在外设中

4单选(1分)
在程序中断方式中,将中断允许触发器(EINT)置“1”的操作可由___完成。

A.
关中断指令

B.
硬件复位

C.
数据预取指令

D.
开中断指令

5单选(1分)
中断服务程序的最后一条指令是___

A.
出栈指令

B.
转移指令

C.
中断返回指令

D.
入栈指令

6单选(1分)
中断系统是由___实现的。

A.
仅由硬件

B.
仅由硬件或者仅由软件

C.
仅由软件

D.
软件和硬件的结合

7单选(1分)
‎在中断响应过程中,保存正在执行程序的程序计数器PC的作用是___

A.
为了响应多重中断

B.
使CPU可以和外设并行工作

C.
使CPU可以找到中断处理程序的入口地址

D.
使中断返回后,该程序可以回到断点位置继续向下执行

8单选(1分)
‏DMA方式中,周期窃取是窃取一个___

A.
存取周期

B.
指令周期

C.
DMA挪用的是主存访问CPU的时间,因此是存取周期

D.
CPU周期

9单选(1分)
通道程序是由___组成

A.
I/O指令

B.
通道状态字

C.
通道请求

D.
通道指令

10多选(2分)
下列关于调用中断服务程序和调用子程序的叙述正确的是___

A.
除了软中断,通常中断产生都是随机的,而子程序调用时由CALL指令(子程序调用指令)引起的

B.
中断服务程序与中断时CPU正在运行的程序是相互独立的,他们之间没有确定的关系。子程序调用时转入的子程序与CPU正在执行的程序段是同一程序的两部分

C.
调用中断服务程序和子程序都需保护程序端点,前者是由中断隐指令完成,后者由CALL指令本身完成

D.
处理中断服务程序时,对多个同时发生的中断需进行裁决,而调用子程序时一般没有这种操作

11多选(2分)
DMA的数据传送方式,可以是___

A.
信号传送方式

B.
块传送方式

C.
组合传送方式

D.
on-the-fly传送方式

12多选(2分)
程序中断方式在CPU启动I/O设备后,不查询设备是否已准备就绪,继续执行自身程序,只是当I/O设备准备就绪并向CPU发出中断请求后才予以响应,这大大提高CPU的工作效率。下图示意了采用程序中断方式从I/O设备读数据块到主存的程序流程。

观察上述流程图,下列说法正确的是____

A.
CPU和IO设备处于串行工作状态,CPU的工作效率不高。

B.
在此方式下,CPU不必时刻查询I/O设备的准备情况,不出现“踏步”现象。

C.
当I/O设备向CPU发出请求后,CPU才从I/O接口读一个字经CPU送至主存(这是通过执行中断服务程序完成的)。

D.
CPU向I/O设备发读指令后,仍可以处理其他事情(如继续在算题)

标签:MOOC,Cache,计算机,中断,主存,单选,原理,___,CPU
来源: https://blog.csdn.net/qq_50918834/article/details/121981269