其他分享
首页 > 其他分享> > 【Chips】如何启动第一个Quartus/Vivado下的Verilog仿真过程

【Chips】如何启动第一个Quartus/Vivado下的Verilog仿真过程

作者:互联网

1 如何让Quartus和Modelsim实现联动仿真

  1. Quartus中新建一个工程,注意,Simulator设置为Modelsim。
  2. 如果你的工程已经建好了,可以通过【Assinment -> setting -> EDA Tool Settings】去修改simulator。
  3. 路径设置为Modelsim的win64文件夹。
  4. 新建一个Verilog文件,复制一份简单的代码。
  5. 编译(ctrl+l)
  6. Tool->Run Simulation Tool->RTL Simulation
  7. 如果成功就ok了。
  8. 如果说找不到license:①把破解的时候的生成的license.TXT文件改为license.dat后缀。②重启Quartus软件。
  9. 重新点RTL Simulation,就能打开Modlesim软件了。

2 好的!立即推:放弃使用Quartus,使用Vivado

3 好的,那么如何使用Vivado进行仿真呢?

  1. 打开Vivado 软件,就是这个图标:

vivado

  1. 新建一个新工程项目以后,要注意一下,在进行仿真(一般指的就是前仿)时,要将testbench设置为“顶层”才行。(如果你没有testbench,那就要先写一个testbench才行,testbench就是在里面写给模块的输入信息等,没有的话是没办法进行仿真的),右键testbench文件设置为顶层(verilog代码不用设置为顶层,但是testbench一定要设置为顶层,因为testbench会自动调用我们手写的module的)。

    source files

  2. 设置完毕testbench以后,直接点击simulation进行仿真即可,就可以看见波形图了!很方便。

run simulation

  1. 显示波形结果!

waveform

标签:仿真,Quartus,Modelsim,Vivado,Verilog,设置,testbench
来源: https://blog.csdn.net/Hide_in_Code/article/details/117966815