Quartus-II实现 D 触发器及时序波形仿真
作者:互联网
文章目录
一、D触发器简介
D触发器是一种最简单的触发器,在触发边沿到来时,将输入端的值存入其中,并且这个值与当前存储的值无关。在两个有效的脉冲边沿之间,D的跳转不会影响触发器存储的值,但是在脉冲边沿到来之前,输入端D必须有足够的建立时间,保证信号稳定。
功能表:
D:输入信号
CLK:时钟信号
SET:置位信号,低电平有效
CLR:清除(重置)信号,低电平有效
时序图:
二、门电路设计
1. 创建一个工程文件
一般新建文件夹有doc、par、rtl、sim四个
2.创建工程
2.1【File】→【New Project Wizard…】
2.2 点击【Next >】
2.3选择芯片EP4CE10F17C8,Next
2.4 Finish
标签:触发器,信号,创建,Quartus,低电平,Next,II,边沿 来源: https://blog.csdn.net/lyjccchong/article/details/115532550