MSP430学习笔记(四)
作者:互联网
第四章 统一时钟系统
通用时钟系统(UCS)最多包含5个时钟源:
1.XT1CLK
支持低频:32768HZ手表晶振、标准晶振、共振器
高频:4-32MHZ外部时钟源
XT1CLK能够用作FLL的参考时钟。某些设备可能只支持低频,详细参数参照规格书。
2.VLOCLK
内部低功耗低频时钟,典型值10KHZ。
3.REFOCLK
也可用作FLL的参考时钟。
4.DCOCLK
内部数控振荡器(DCO),可被FLL稳定。
5.XT2CLK
可选高频振荡器,可用作标准振荡器,共振器、4-32MHZ外部时钟源,也可用作FLL的参考时钟。
3个可用时钟信号:
1.ACLK
辅助时钟,ACLK可被软件选用XT1CLK, REFOCLK, VLOCLK, DCOCLK,DCOCLKDIV 和XT2CLK(如果可用)。DCOCLKDIV是DCOCLK被FLL的1、2、4、8、16、32分频时钟。可用软件配置为外围模块时钟源。
2.MCLK
主时钟。MCLK可被软件选用XT1CLK, REFOCLK, VLOCLK, DCOCLK,DCOCLKDIV 和XT2CLK(如果可用)。可用软件配置为CPU和系统时钟源。
3.SMCLK
子系统主时钟。SMCLK可被软件选用XT1CLK, REFOCLK, VLOCLK, DCOCLK,DCOCLKDIV 和XT2CLK(如果可用)。可用软件配置为外围模块时钟源。
复位后,UCS模块默认配置如下:
1.XT1处于LF模式,XT1供应XT1CLK,XT1CLK供应ALK。
2.DCOCLKDIV供应MCLK。
3.DCOCLKDIV供应SMCLK。
4.锁相环(FLL)开启,FLL选择XT1CLK为参考源
5.设备有XIN和XOUT共享通用I/O,当IO为XT1配置才可用,如果XIN和XOUT没有共享到通用IO,XT1才可用。
6.XT2IN和XT2OUT没有共享到通用IO,XT2才可用。
内部低功耗低频率振荡器VLO
当VLO用于ACLK, MCLK, or SMCLK(SELA = 1 SELM = 1 SELS = 1)时钟源时启用。
内部平衡低频参考振荡器REFO
REFO可用作振荡器不可用的代价敏感应用。典型值32.768KHZ,用作稳定的参考频率FLLREFCLK。REFO结合FLL提供可变范围的系统时钟。不启用不消耗能量。
标签:可用,笔记,振荡器,学习,DCOCLKDIV,FLL,XT1CLK,MSP430,时钟 来源: https://blog.csdn.net/qq_43710693/article/details/112758414